Diego de la Cruz Moreno

Angestellt, Ingeniero Hardware, Interphase

Chaville, Frankreich

Werdegang

Berufserfahrung von Diego de la Cruz Moreno

  • Bis heute

    Ingeniero Hardware

    Interphase

  • 2003 - 2006

    ---

    STMicroelectronics, Reading, Reino Unido

    Especificación, Diseño, Pruebas e Integración de herramientas de prueba y Diseños de Referencia para clientes para Circuitos Integrados de Wireless LAN (IEEE 802 11a/b/g/n) para mercados de móviles y consumidor en formatos SPI, SDIO, MiniPCI, CarBus32, USB, Access Point.

  • 2001 - 2003

    ---

    Intransa Inc, San Jose, CA, USA

    Diseño de Módulo Controlador para sistema de almacenamiento distribuido IP5000 IP-SAN con tecnología iSCSI, basado en procesador dual MIPS de Broadcom BCM1250 a 800MHz, con DDR DRAM 400MHz, PCI 66MHz, 4 puertos Gigabit Ethernet, Procesador de Ip-Security

  • 2000 - 2001

    ---

    Alcatel IND, Milpitas, CA, USA

    Diseño de Módulo Controlador y Conmutación IP para Access Media Gateway Alcatel 7510 que proporciona servicios universales de acceso (voz, fax, datos) para redes telefónicas convencionales, IP y ATM, basado en procesador MIPS a 100MHz con SDRAM, PCI 33MHz, 32 puertos 10/100MHz Fast Ethernet, 6 puertos Gigabit Ethernet, PCMCIA Compact Flash. Diseño de CPLD/FPGA asociadas.

  • 1994 - 2000

    ---

    Alcatel España, Madrid, España

    Diseño de varios módulos para productos de la familia de Nodos de Acceso Multi-Servicio Alcatel 1540 desarrollados en el Dpto. Hardware de la División de Sistemas de Acceso (Wireline Access Business Unit) en colaboración con otras unidades de Alcatel en Australia, Bélgica e Italia. Estos sistemas de acceso están basados en tecnologías de Transporte SDH (STM-1) o PDH ( 16x E1/T1, E3) sobre cable coaxial o fibra óptica proporcionando servicio telefónico básico (POTS), RDSI, Líneas alquiladas, ADSL

  • 1998 - 1999

    ---

    Alcatel Italia, Vimercate, Italia

    Diseño de Módulo Controlador (NEHC) para Nodo de Acceso Multi-Servicio Alcatel 1540 que proporciona servicio telefónico básico (POTS), acceso primario y básico RDSI y accesos HDSL y ADSL a 1920 abonados, basado en procesador Motorola MPC860 con memoria SDRAM e interfaz PCMCIA. Diseño de Interfaz de Transporte PDH (16 puertos E1/T1) Diseño de Módulo de Sincronización basado en PLL digital. Diseño de FPGAs.

  • 1992 - 1994

    ---

    PESA Electrónica (AMPER)

    Diseño de Demodulador QPSK de Espectro Ensanchado (CDMA) y IMBE vocoder para terminal móvil de la Red Móvil de Satélite MSBN (Mobile Satellite Business Network). Proyecto financiado por la Agencia Espacial Europea (ESA) que proporciona servicio de voz y datos para grupos de usuarios fijos y móviles. Diseño de Sistema Digital basado en DSPs de punto fijo y flotante de TI y procesador de Motorola 68360. Diseño de CPLDs y FPGAs.

Ausbildung von Diego de la Cruz Moreno

  • 1985 - 1991

    Universidad Politécnica de Madrid

    Área II (Comunicación Transmisión)

Sprachen

  • Spanisch

    -

  • Französisch

    -

  • Englisch

    -

Interessen

Ingenieros - Técnicos
Investigación y Desarrollo
Tecnología - Sistemas
Telecomunicaciones

21 Mio. XING Mitglieder, von A bis Z