Jörg Hagedorn

Angestellt, Hardware Design Engineer, TOMRA Sorting GmbH

Wedel, Deutschland

Fähigkeiten und Kenntnisse

FPGA Design
HDL-Design
HDL_Synthesis
Altera
Xilinx
Verilog
VHDL
IAR
ARM-Programmierung
GNU
LINUX
Simulation
Circuit board Design
Measurement and Control Technology
LabVIEW
Embedded Programming
Embedded Systems
Microcontroller (8/16/32bit)
3D-Print
3D-Print Design
SystemVerilog
Python

Werdegang

Berufserfahrung von Jörg Hagedorn

  • Bis heute 3 Jahre und 11 Monate, seit Juni 2020

    Hardware Design Engineer

    TOMRA Sorting GmbH
  • 10 Jahre und 2 Monate, Apr. 2010 - Mai 2020

    HW Design Engineer

    Renesas Electronics Europe GmbH

    FPGA Design, HW Design (Mentor/Cadence), Simulation, LabVIEW (CLAD), Embedded Software Design

  • 13 Jahre und 9 Monate, Juli 1996 - März 2010

    HW Design Engineer

    NEC Electronics (Europe) GmbH

    FPGA Design, HW Design (Mentor), Simulation, LabVIEW, Embedded Software Design

  • 3 Jahre und 1 Monat, Juni 1993 - Juni 1996

    Entwicklungsingenieur

    Forschungszentrum Jülich
  • 3 Monate, März 1993 - Mai 1993

    Wissenschaftlicher Mitarbeiter

    RWTH Aachen

Ausbildung von Jörg Hagedorn

  • 5 Jahre und 5 Monate, Sep. 1987 - Jan. 1993

    Nachrichtetechnik

    RWTH Aachen

    Entwurf und Aufbau eines universell einsetztbaren DRAM-Bildspeichers

Sprachen

  • Deutsch

    Muttersprache

  • Englisch

    Fließend

Interessen

Familie
Laufen
Surfen
Lesen
Bau von Echtholzmöbeln

21 Mio. XING Mitglieder, von A bis Z