Stephan Brenner

Angestellt, Senior Scientist / IC Design Engineer bei Fraunhofer FEP, Fraunhofer FEP

Dresden, Deutschland

Fähigkeiten und Kenntnisse

Project Management
Design Consulting
Full Custom Analog IC Design
ASIC/FPGA Specification
Design
Simulation
Synthesis
Formal Verification
Static Timing Analysis
Timing Simulation
Prototype Verification
RFID and low power Design methodologies
Expirience with Cadence
Synopsys
Tanner und Mentor Graphics Tools: Design
Layout
Verfication
Microcontroller Programming
discrete Design and PCB development
Unix
Linux and Windows Programming
Scripting
Server Administration Projektleitung
Ingenieurtechnische Unterstützung und Beratung
Analog ASIC Entwurf
Spezifikation von ASIC/FPGA Projekten
Entwurf
Synthese
Formale Verifikation
RFID und Low Power Entwurf Erfahrungen mit Cadence
Synopsis
Tanner und Mentor Graphics Tools: Entwurf
Verifikation
Programmierung von Mikrokontrollern und DSPs
Entwurf von diskreten Schaltungen und PCB Entwickl
Erfahrungen mit Unix
Linux and Windows Programmierung
Skriptsprachen und Server Administration

Werdegang

Berufserfahrung von Stephan Brenner

  • Bis heute 14 Jahre und 11 Monate, seit Juli 2009

    Senior Scientist / IC Design Engineer bei Fraunhofer FEP

    Fraunhofer FEP
  • 3 Jahre und 6 Monate, Jan. 2006 - Juni 2009

    Mixed Signal IC Designer

    PE IC Design

    Mixed Signal Design Engineer

  • 2005 - 2005

    Wissenschaftlicher Mitarbeiter

    TU Dresden

Ausbildung von Stephan Brenner

  • Bis heute

    TU-Dresden

Sprachen

  • Deutsch

    Muttersprache

  • Englisch

    Fließend

  • Russisch

    Grundlagen

Interessen

High End Audio Design
Analog Design ...

21 Mio. XING Mitglieder, von A bis Z