Ing. Maroine CHERKAOUI

Angestellt, C++/VHDL Developper, Carl Zeiss SMT
Germering, Deutschland

Fähigkeiten und Kenntnisse

ASIC
SOC
VHDL
Verilog / System verilog
C/C++
DO-254
Perl
IP/Soc verification
ASIC PLD FPGA Digital Logic Design
VHDL Development
Aerospace Engineering
Scripting
FPGA
Anforderung
Projekte

Werdegang

Berufserfahrung von Maroine CHERKAOUI

  • Bis heute 4 Jahre und 10 Monate, seit Jan. 2021

    C++/VHDL Developper

    Carl Zeiss SMT

  • Bis heute 5 Jahre und 11 Monate, seit Dez. 2019

    FPGA Design Engineer

    AES Aerospace Embedded Solutions GmbH

    ACTEL FPGA Design, Verification and Hardware support for the different EJ200 DECMU NG functionalities (Microprocessor interface MPC5566, ADC control, , UART, FIFO, DRAM …) • Requirement Capture • Preparation of the documentation for requirement specification, design description and verification • VHDL implementation. • Verification and bring-up of the FPGA design on hardware

  • 2 Jahre und 2 Monate, Okt. 2017 - Nov. 2019

    Engineering Consultant - SoC & IP design verification consultant engineer

    SONDREL Ltd

    Leading the verification activities to ensure the integration of two video encoder subsystems within a Video analytic SoC project. • Test bench environment building for SOC subsystems. • IPs test cases writing using C/SV/Verilog according to the test plans. • Block level and chip level test benches uses dynamic simulation. • Vplan, regression script, result mapping, generating Verification reports and code coverage analysis. • Tools: VCS, VERDI, Cadence, Perforce P4V, Design Sync, JIRA.

  • 5 Jahre und 10 Monate, Dez. 2011 - Sep. 2017

    FPGA Engineer

    Zodiac Aerospace

    Development and implementation of FPGA projects within DO245 and V-cycle for various aircraft electrical power management systems: Airbus 350, Irkut MC-21, Falcon 5X, Bombardier G7000. Responsibility: • Requirement analysis and review. • Conceptual and detailed design implementation. • Tests procedures and testbench implementation. • Simulating and verifying design - HDL simulation.

Ausbildung von Maroine CHERKAOUI

  • 2009 - 2011

    Electronic Systems and control

    Abdelmalek Essaâdi University

    • Analog and digital electronic systems design. • Embedded systems & System on ship. • microprocessor systems • VHDL-AMS • real-time programming. • Numeric control of industrials systems.

  • 2005 - 2011

    Industrial Computing and Electronics

    Faculty of Technical Sciences

    • Analog and digital electronic. • Industrial computing • automatic system • electrical engineering and electronics

Sprachen

  • Englisch

    Gut

  • Französisch

    Fließend

  • Arabisch

    Muttersprache

XING – Das Jobs-Netzwerk

  • Über eine Million Jobs

    Entdecke mit XING genau den Job, der wirklich zu Dir passt.

  • Persönliche Job-Angebote

    Lass Dich finden von Arbeitgebern und über 20.000 Recruiter·innen.

  • 21 Mio. Mitglieder

    Knüpf neue Kontakte und erhalte Impulse für ein besseres Job-Leben.

  • Kostenlos profitieren

    Schon als Basis-Mitglied kannst Du Deine Job-Suche deutlich optimieren.

21 Mio. XING Mitglieder, von A bis Z