DFT Architekt
DFT Architekt
DFT Architekt
DFT Architekt
Jobriver HR Service
Internet, IT
Dresden
- Art der Beschäftigung: Vollzeit
- 38.500 € – 55.000 € (von XING geschätzt)
- Vor Ort
- Zu den Ersten gehören
DFT Architekt
Über diesen Job
DFT Architekt
Beschreibung
Unser Kunde ist ein führendes Unternehmen im Bereich der Design-Dienstleistungen für Mixed-Signal System-on-Chip-Designs und bietet umfassende Lösungen in hochmodernen Technologie-Knoten an. In dieser Rolle als DFT Architekt sind Sie verantwortlich für die Definition von DFT-Anforderungen in Zusammenarbeit mit Kunden und internen Projektteams, insbesondere in den Bereichen Industrie und Automobil. Sie entwickeln DFT-Spezifikationen und Konzepte basierend auf den festgelegten Anforderungen und gestalten top- und blocklevel DFT-Lösungen für System-on-Chips mit mehreren hierarchischen Partitionen und komplexen DFT-Anforderungen. Zu Ihren Aufgaben gehört die Implementierung von DFT-Lösungen auf verschiedenen Ebenen für großangelegte SoC-Designs, einschließlich Scan-Compression, OCC, LBIST, Core Wrapping, MBIST, MBISR, IJTAG und Boundary Scan. Sie analysieren und lösen Testbarkeitsthemen und generieren sowie simulieren Testmuster. Zudem arbeiten Sie eng mit dem physikalischen Designteam zusammen, um zeitliche Verstöße und Signal-/Stromintegritätsprobleme zu adressieren. Als technischer Leiter der DFT-Ingenieure innerhalb der Projekte sind Sie auch für die kontinuierliche Verbesserung der internen DFT-Methodik verantwortlich und mentorieren jüngere Ingenieure. Das Arbeitsumfeld ist dynamisch und innovativ, und es gibt zahlreiche Entwicklungsmöglichkeiten innerhalb des Unternehmens.
Anforderungen
Der ideale Kandidat verfügt über einen Bachelor- oder Masterabschluss in Elektrotechnik, Informationstechnik oder einem ähnlichen Bereich sowie über mehr als 10 Jahre Erfahrung als DFT-Ingenieur. Er oder sie sollte fundierte Kenntnisse über moderne DFT-Techniken und -Konzepte, wie Scan-Test einschließlich Kompression, On-Chip-Clock-Controller, IEEE 1500 Core Wrapping, LBIST, JTAG, Boundary Scan, iJTAG und AC-gekoppelte JTAG-MBIST, besitzen. Erfahrung in der Planung, Durchführung und Validierung von DFT-Integration für SoCs von der Konzeptphase bis zur Nachsilizierung ist ebenfalls erforderlich. Der Kandidat sollte tiefgehende Erfahrung mit industriellen DFT-Tools von Anbietern wie Synopsys, Siemens oder Cadence haben. Starke Fähigkeiten in der Gate-Level-Simulation und Programmierkenntnisse in TCL sind ebenso wichtig. Wünschenswert sind Kenntnisse in Hardware-Beschreibungssprachen (VHDL, Verilog, SystemVerilog) sowie Erfahrung mit DFT-Techniken für fortschrittliche Speichertechnologien und funktionale Sicherheitsanwendungen.
