
Robert Meyer
Suchst Du einen anderen Robert Meyer?
Fähigkeiten und Kenntnisse
Werdegang
Berufserfahrung von Robert Meyer
- Bis heute 5 Jahre und 7 Monate, seit Jan. 2020
Dipl.-Ing.
RobimexCon Engineering Office
Consulting Engineer
- 1 Jahr und 10 Monate, März 2018 - Dez. 2019
Requirements Manager
NXP Semiconductors
Requirements Management for Magnetic Sensors, Pressure Sensors, Motion Sensors
- 12 Jahre, Jan. 2008 - Dez. 2019
Senior Principal IC-Architect
NXP Semiconductors Germany GmbH
Analog Mixed Signal Circuits for Magnetic Sensor applications (in SOI Technology up to 210 degC), Current-DAC, Resistive DAC, SD-ADC, Instrumentation Amplifier, Signal Processing, PTAT circuit, Temperature compensation, Supply voltage and Current Regulator, Magnetic Sensor development for Speed and Angular applications, System Architect, Product Specification, Requirements engineering, Failure Analysis, CMMI, DFMEA, Functional Safety,
- 1 Jahr und 3 Monate, Okt. 2006 - Dez. 2007
Senior Principal IC-Architect
NXP Semiconductors Germany GmbH
Specification of ASICs (in deep submicron Technology), Project Management for Pre-Development, Video- Audio Signal processing, Analog Modules specification,
- 5 Jahre und 3 Monate, Juli 2001 - Sep. 2006
Group Manager, System Architect Hardware
Philips Semiconductors GmbH
Video- Audio Signal processing, Library development (for deep-submicron circuits, CMOS, SOA, Bipolar), Analog Modules development (for deep-submicron), Digital frequency Synthesizer (for line-locked clock, TFT Displays),
- 2 Jahre und 6 Monate, Jan. 1999 - Juni 2001
Group Manager
Philips Semiconductors GmbH
Video Signal processing (for multiple channels on one chip, for multiple Standards), Audio Signal processing (for multiple channels on one chip), Clock Synthesis (for line-locked clock Systems), AD-Converter, DA-Converter, Analog Amplifier, Analog Modules Development,
- 10 Jahre, Jan. 1989 - Dez. 1998
Group Manager, Project Manager, Development Engineer
Philips GmbH Roehren- und Halbleiterwerke
AD-Converter (Full-Flash-, Multistep-, Pipeline-), DA-Converter (Multiplying-, Resistive-, Logarithmic-, Current-, Graphics-, FIR-, Switch-), PLL-Synthesizer and System Clock Generation, Video Signal processing (Input clamping, Single-to differential conversion, controlled Nyquist-Filter),
- 5 Jahre und 5 Monate, Aug. 1983 - Dez. 1988
Development Engineer
Valvo Roehren- und Halbleiterwerke der Philips GmbH
Multiplying DA-Converter, PLL, Clock Synthesizer, System-Clock Generator with low-level clock and duty-cycle control, Digital Signal processing, Project leader,
- 10 Monate, Okt. 1982 - Juli 1983
Wissenschaftlicher Mitarbeiter
RWTH Aachen University, Institut fuer Hochfrequenztechnik
Millimeter Waves Communication up to 40 GHz, Development of a calibrated measurement System for Waveguides up to 40 GHz, Development of a calibrated measurement System for Microstrip circuits from 2 GHz to 18 GHz, Development of calibration Tools for Microstrip lines and Waveguides,
Ausbildung von Robert Meyer
- 3 Jahre, Jan. 1979 - Dez. 1981
Wissenschaftliche Hilfskraft
RWTH Aachen University, Institut fuer Hochspannungstechnik
Simulation of travelling waves on powerlines, Automatisierung einer Greinacher-Kaskade zur Messung von Vorentladungsstroemen im SF6 Medium,
- 6 Jahre und 10 Monate, Okt. 1975 - Juli 1982
Electrical Engineering
RWTH Aachen University, Germany
Allgemeine Elektrotechnik, Hochspannungstechnik, Technische Akustik, Messtechnik, Hochfrequenztechnik,
- 9 Jahre und 3 Monate, Apr. 1965 - Juni 1974
Mathematisch-Naturwissenschaftlicher Zweig
Helmholtz-Gymnasium Essen
Sprachen
Englisch
Fließend
Spanisch
Gut
Portugiesisch
Gut
Französisch
Grundlagen
Italienisch
Grundlagen
Deutsch
Muttersprache
XING – Das Jobs-Netzwerk
Über eine Million Jobs
Entdecke mit XING genau den Job, der wirklich zu Dir passt.
Persönliche Job-Angebote
Lass Dich finden von Arbeitgebern und über 20.000 Recruiter·innen.
22 Mio. Mitglieder
Knüpf neue Kontakte und erhalte Impulse für ein besseres Job-Leben.
Kostenlos profitieren
Schon als Basis-Mitglied kannst Du Deine Job-Suche deutlich optimieren.