Navigation überspringen

Dr. Julian Yeandel PhD MBA CEng ESEP MCGI MIET MIMechE

Angestellt, Snr. Vice President R&D & Snr. VP Systems Engineering, Implantica AG
Zug, Schweiz

Fähigkeiten und Kenntnisse

Systems Engineering
Real-time-test
Projekt Portfolio Management
Risiko Management (Business-
Finanziell-
Technische-
Anwendungs-Risiken/Gebrauchstauglichkeit)
Anforderungen (unterschiedliche Quellen)
technische Schnittstellen-Spezifikationen
Design Lenkung
Design Verifikation
Produktionstest
Produktwartung.
Real-time error management
T-Shaped skills
Design
Project Management
Product Development
Medical device
Engineering
Change Management
Head of Department
English Language
General Management
Leading inter-disciplinary development teams
Responsibility
Team work
Soft Skills
Leadership skills
Technical Knowledge
Flexibility
International experience
Professional experience
Loyalty
Reliability
Communication skills
Empathy
Customer orientation
willingness to learn
willingness to travel
Intercultural competence
Interpersonal skills
Friendliness
Motivation
Enthusiasm

Werdegang

Berufserfahrung von Julian Yeandel PhD MBA CEng ESEP MCGI MIET MIMechE

  • Bis heute 2 Jahre und 2 Monate, seit Apr. 2023

    Snr. Vice President R&D & Snr. VP Systems Engineering

    Implantica AG

  • 3 Monate, Jan. 2023 - März 2023

    Vice President of Systems Engineering

    Implantica AG

  • 3 Jahre und 1 Monat, Jan. 2020 - Jan. 2023

    Senior Systems Engineering Specialist / Principal Engineer

    Helbling Technik Bern AG

  • 1 Jahr, Jan. 2019 - Dez. 2019

    Head of Development, Smart Home, Business and Lifestyle Appliances

    Helbling Technik Bern AG

  • 4 Jahre, Jan. 2015 - Dez. 2018

    Head of Development, Embedded- & Systems Engineering

    Helbling Technik Bern AG

  • 2 Jahre und 5 Monate, Aug. 2012 - Dez. 2014

    Head of Development, Technology, Home & Office Appliances

    Helbling Technik Bern AG

  • Manager Electronic Design (die Elektronik Abteilung)

    Ypsomed

    Verantwortlich für alle Elektronik Entwicklungs-und Betreuungs-Aktivitäten

  • Senior IC Designer

    Xemics

    Zuständig für die gesamte Entwicklung (Projektleitung und technische Projektleitung) einer Plattform die als Basis für eine Produktereihe von ASSPs (Applikations-Spezifische Standard Produkten) diente • Entwicklung beinhaltete alle notwendigen technischen Vorbereitungen für die einwandfreie Herstellung des ASSP (Design-for-Test, Unterstützung des Produktions-Abt., usw.) • Interner Experte für „Design-for-Test“

  • Researcher:- Electronic Systems (PhD)

    Loughborough University

    Forschung und Publikation von Forschungs-Ergebnissen im Bereich Echt-ZeitTest von Elektronik Systemen • Forschung und Publikation von Forschungs-Ergebnissen im Bereich Echt-Zeit-Fehler-Management in Elektronik Systemen • Unterstützung des Professors in der Vorbereitung von Unterricht/Tutorials • Leitung von Tutorials

  • ASIC Design Engineer (Group GSM)

    Faselec (Phillips)

    Zuständig für die produktionsgerechte Entwicklung zweier ‚Geschwister’ DSPs für GSM. • Zuständig für die technische Koordination des Design Teams. • Entwicklung der „Forward Error Correction“ Schaltungen • Entwicklung paralleler Multiplikatoren. • Zuständig für das gesamte Layout (Simulationen und Checks: DRC ERC usw. • Zuständig für die Entwicklung, Validierung, Verifikation und Publikation der Multiplikator-Bibliothek.• Entwicklung und Charakterisierung von Integrierter Schaltungs-Bibliothek.

  • Head of Design Verification Centre

    Ypsomed

    Aufbau, Abteilungsleitung, Verantwortung für Test Automation, Verantwortung für Messungs-Lab, Verantwortung für Kunsstoff Lab, Verantwortung für Design Cycle Methodology Gruppe

  • Systems Engineering Specialist (Medical Devices)

    Ypsomed

    Interner Berater für Systems Engineering (Anforderungs-Erstellung, -Ableitung, -Verwaltung, Risiko-Management, Design-Verifizierung, Projektmanagement). • Konzeption, Einführung sowie kontinuierliche Verbesserung eines Risk- Management-Prozesses für die Bereiche Mechanik, Software und Elektronik- Hardware und ASIC • Interdisziplinäre Koordinationsstelle • Entwicklung und Implementierung der Methodik für ‚Pilot-Projekte’ die überall in die Firma eingesetzt werden

  • Leiter Methoden Technik & Tools

    SBB Informatik (Schweizerische Bundesbahnen)

    • Leiten sowie Führen von 15 Business-Analysten, Software- und System- Engineers • Verantwortlich für Entwicklungsmethodik der Software innerhalb des Bereichs Business Applications • Abstimmen der mittel- und langfristigen MTT-Strategie mit der Linien- und Konzernstrategie • Leitung und Mitarbeit in Projekten zur Erhöhung der Software-Maturität • Definieren und einführen von Entwicklungs-Tools und technische Umgebungen inkl. Governance-Aspekten, Budgetierung, Finanzüberwachung und Lifecycle- Management

  • IC Designer

    Siemens-Plessey Defence Systems

    Siemens-Plessey Defence Systems(Christchurch, England), IC Designer/Praktikum: • Analyse von Anforderungen, Optimierung des zu implementierenden Algorithmus und Entwicklung der ASIC Architektur • Entwicklung der „Digital Conference Bridge“ ASIC • Kontrolle der Anforderungserfüllung • Vorbereiten der Datenbank für Herstellung • Dokumentieren und vortragen des ASIC Design/Design Prozesses

Ausbildung von Julian Yeandel PhD MBA CEng ESEP MCGI MIET MIMechE

  • 4 Jahre und 8 Monate, Mai 2002 - Dez. 2006

    Business

    Open University

    Foundations of senior Management (B800) Strategy (B820) Financial Strategy (B821) Managing Human Resources (B824) Marketing in a Complex World (B825)

  • 3 Jahre und 4 Monate, Okt. 1994 - Jan. 1998

    Real-Time Error Management in Electronic Systems

    Loughborough University

    Production Testing of Embedded Electronic Systems Real-Time Error Detection in Embedded Systems Real-Time Error Correction in Embedded Systems Safety Critical Systems Fault-Diagnosis Fault Localisation

  • 1 Jahr und 2 Monate, Dez. 1989 - Jan. 1991

    VLSI Design

    Bournemouth University

    Advanced Electronics Design of Embedded Systems 'C' Programming Design-For-Test Silicon Chip Design

  • 2 Jahre und 11 Monate, Sep. 1984 - Juli 1987

    Mech. & Production Eng.

    Plymouth University

    Manufacturing Technlogy Materials Technology Engineering Design Computer Aided Design Mechanical Science Underwater Engineering

Sprachen

  • Deutsch

    Gut

  • Englisch

    Muttersprache

  • Französisch

    Grundlagen

XING – Das Jobs-Netzwerk

  • Über eine Million Jobs

    Entdecke mit XING genau den Job, der wirklich zu Dir passt.

  • Persönliche Job-Angebote

    Lass Dich finden von Arbeitgebern und über 20.000 Recruiter·innen.

  • 22 Mio. Mitglieder

    Knüpf neue Kontakte und erhalte Impulse für ein besseres Job-Leben.

  • Kostenlos profitieren

    Schon als Basis-Mitglied kannst Du Deine Job-Suche deutlich optimieren.

21 Mio. XING Mitglieder, von A bis Z