Roman Leitner

Angestellt, Design verification engineer, Panthronics

Graz, Österreich

Fähigkeiten und Kenntnisse

digital design of RFID (Mifare) chips
Testpattern development for direct functional test
verilog
vhdl
perl
tcl
bash
rtlcompiler
systemverilog
iso 15693
Icode
assertion based verification
formal verification
vmanager CS
Synopsys Verdi
Synopsys EDA
cadence EDA
FPGA Prototyping
circuit design
fault simulation
C#
Nunit
Test Driven Development

Werdegang

Berufserfahrung von Roman Leitner

  • Bis heute 7 Jahre, seit Juli 2017

    Design verification engineer

    Panthronics

  • 11 Jahre und 3 Monate, Apr. 2006 - Juni 2017

    Digital Design Engineer

    NXP Gratkorn

  • 5 Monate, Aug. 2005 - Dez. 2005

    technical student / CERN accociate

    European Organization for Nuclear Research , CERN

    Electrical Engineering for the Beam Loss Monitoring Section

  • 8 Monate, Sep. 2004 - Apr. 2005

    technical student

    European Organization for Nuclear Research , CERN

    Internship to optain diploma degree, Data storage and transfer system for the Beam Loss Monitoring section

  • 2 Jahre und 7 Monate, Dez. 2001 - Juni 2004

    Laboratory/Project assistant

    FH Wr.Neustadt

    Project/Laboratory assistent (Measurement setups)

Ausbildung von Roman Leitner

  • 3 Jahre und 10 Monate, Sep. 2001 - Juni 2005

    Mechatronics

    FH Wr.Neustadt

  • 4 Jahre und 10 Monate, Sep. 1995 - Juni 2000

    Electrical Engineering

    HTL Wr.Neustadt

Sprachen

  • Englisch

    Fließend

  • Deutsch

    Muttersprache

21 Mio. XING Mitglieder, von A bis Z