Bernd Büttner

Angestellt, Director Analog & Mixed Signal Development, Infineon Technologies
Abschluss: Dipl.-Ing., Technische Universität Chemnitz
München, Deutschland

Fähigkeiten und Kenntnisse

"... 20-jährige Berufserfahrung von der Spezifikat
RTL Design
Gate-Level Design
DFT
STA
Simulation
Test
Fehlerdiagnostik
Timing Constraints
UPF
Engineering

Werdegang

Berufserfahrung von Bernd Büttner

  • Bis heute 3 Jahre und 10 Monate, seit Okt. 2021

    Director Analog & Mixed Signal Development

    Infineon Technologies
  • 1 Jahr, Okt. 2020 - Sep. 2021

    Principal Engineer Digital Design

    Infineon Technologies
  • 4 Jahre und 9 Monate, Jan. 2016 - Sep. 2020

    Senior Staff Engineer Digital Design

    Infineon Technologies
  • 1 Jahr und 7 Monate, Juni 2014 - Dez. 2015

    Senior Expert IC Design

    Infineon Technologies
  • 6 Jahre und 10 Monate, Apr. 2007 - Jan. 2014

    ASIC Design Ingenieur (Staff Engineer)

    LSI Logic

    Verantwortlich für: • Design Implementierung auf Gatterebene und Verifikation von Kunden-ASICs mit bis zu 150 Mio. Gattern in verschiedenen Technologien, z.B. 28/40/90nm • DFT Implementierung (hierarchisch/modularer Scan-Test, JTAG, memory BIST/BISR), Synthese, STA, Gate-Level-Simulationen, Erstellung vonTiming Constraints und UPF • Leitung eines virtuellen Teams für DFT Implementierung

  • 4 Jahre und 11 Monate, Juni 2002 - Apr. 2007

    ASIC Design Ingenieur (Senior Engineer)

    Agere Systems

    Verantwortlich für: • Design Implementierung auf Gatterebene und Verifikation von Kunden-ASICs mit bis zu 10 Mio. Gattern in verschiedenen Technologien, z.B. 130/160nm • DFT, Synthese, STA,

  • 5 Jahre und 10 Monate, Sep. 1996 - Juni 2002

    ASIC Design Ingenieur

    Lucent Technologies

    Verantwortlich für: • RTL-Design von verschiedenen Blöcken, u.a. Mikroprozessor-Schnittstellen und elastischen Speichern für zwei ICs für Anwendungen in Optischen Transport-Netzwerken (OTN) • Einarbeitung in den IEEE Standard (G.709) • Erstellen von Tests in der C/C++-Verifikationsumgebung • ASIC-Test im Labor • Design Implementierung auf Gatterebene und Verifikation von Kunden-ASICs

  • 3 Jahre, Okt. 1993 - Sep. 1996

    ASIC Design Ingenieur

    AT&T Microelectronics

    Verantwortlich für: • Design Implementierung auf Gatterebene und Verifikation von Kunden-ASICs • RTL-Entwurf eines Datenformatierungsblocks nach dem DDS2/3-Standard für zwei ASICs für die Digitale Magnetband-Speicherung (DAT)

Ausbildung von Bernd Büttner

  • 4 Jahre und 8 Monate, Sep. 1988 - Apr. 1993

    Elektrotechnik/Informationstechnik

    Technische Universität Chemnitz

Sprachen

  • Deutsch

    Muttersprache

  • Englisch

    Fließend

  • Französisch

    Grundlagen

XING – Das Jobs-Netzwerk

  • Über eine Million Jobs

    Entdecke mit XING genau den Job, der wirklich zu Dir passt.

  • Persönliche Job-Angebote

    Lass Dich finden von Arbeitgebern und über 20.000 Recruiter·innen.

  • 22 Mio. Mitglieder

    Knüpf neue Kontakte und erhalte Impulse für ein besseres Job-Leben.

  • Kostenlos profitieren

    Schon als Basis-Mitglied kannst Du Deine Job-Suche deutlich optimieren.

21 Mio. XING Mitglieder, von A bis Z